Many changes from 2018
[owSlave2.git] / common / OWDS2408.S
diff --git a/common/OWDS2408.S b/common/OWDS2408.S
new file mode 100644 (file)
index 0000000..1bad722
--- /dev/null
@@ -0,0 +1,255 @@
+\r
+// Copyright (c) 2018, Tobias Mueller tm(at)tm3d.de\r
+// All rights reserved. \r
+// \r
+// Redistribution and use in source and binary forms, with or without \r
+// modification, are permitted provided that the following conditions are \r
+// met: \r
+// \r
+//  * Redistributions of source code must retain the above copyright \r
+//    notice, this list of conditions and the following disclaimer. \r
+//  * Redistributions in binary form must reproduce the above copyright \r
+//    notice, this list of conditions and the following disclaimer in the \r
+//    documentation and/or other materials provided with the \r
+//    distribution. \r
+//  * All advertising materials mentioning features or use of this \r
+//    software must display the following acknowledgement: This product \r
+//    includes software developed by tm3d.de and its contributors. \r
+//  * Neither the name of tm3d.de nor the names of its contributors may \r
+//    be used to endorse or promote products derived from this software \r
+//    without specific prior written permission. \r
+// \r
+// THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS \r
+// "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT \r
+// LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR \r
+// A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT \r
+// OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, \r
+// SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT \r
+// LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, \r
+// DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY \r
+// THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT \r
+// (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE \r
+// OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE. \r
+\r
+#define _CHANGEABLE_ID_\r
+#define _ZERO_POLLING_\r
+\r
+#include "../common/OWConfig.s"\r
+#include "../common/OWCRC16.s"\r
+\r
+.extern pack,8\r
+.comm addr,1 ;zweites Adressbyte ist unnoetig (Warum auch immer fuer 32 Byte 16 Bit Adressen verwendet werden....)\r
+.comm crcsave,1 ; zwischenspeicherspeicher fuer crc nur zweites byte....\r
+//.extern  am2302_temp,2\r
+.comm stat_to_sample,1\r
+\r
+\r
+\r
+.macro CHIP_INIT       \r
+.endm\r
+\r
+.macro COMMAND_TABLE\r
+               rjmp h_readpioregaddr\r
+               rjmp h_readpioreg\r
+               rjmp h_readpioregcrc1\r
+               rjmp h_readpioregcrc2\r
+               rjmp h_readchanel\r
+               rjmp h_readchanel_crc\r
+               rjmp h_writechanel\r
+               rjmp h_writecomchanel\r
+               rjmp h_writesendaa\r
+               rjmp h_writesendchanel\r
+               rjmp h_resetactivity\r
+               rjmp h_writeregaddr\r
+               rjmp h_writereg\r
+.endm\r
+\r
+#include "../common/OWRomFunctions.s"\r
+#include "../common/OWTimerInterrupt.s"\r
+\r
+\r
+\r
+; Ab hier Geraeteabhaenging\r
+#define OW_READ_PIO_REG_ADDR OW_FIRST_COMMAND+0\r
+#define OW_READ_PIO_REG OW_FIRST_COMMAND+1\r
+#define OW_READ_PIO_REG_CRC1 OW_FIRST_COMMAND+2\r
+#define OW_READ_PIO_REG_CRC2 OW_FIRST_COMMAND+3\r
+#define OW_READ_CHANEL OW_FIRST_COMMAND+4\r
+#define OW_READ_CHANEL_CRC OW_FIRST_COMMAND+5\r
+#define OW_WRITE_CHANEL OW_FIRST_COMMAND+6\r
+#define OW_WRITE_COMCHANEL OW_FIRST_COMMAND+7\r
+#define OW_WRITE_SENDAA OW_FIRST_COMMAND+8\r
+#define OW_WRITE_SEND_CHANEL OW_FIRST_COMMAND+9\r
+#define OW_RESET_ACTIVITY OW_FIRST_COMMAND+10\r
+#define OW_WRITE_REG_ADDR OW_FIRST_COMMAND+11\r
+#define OW_WRITE_REG OW_FIRST_COMMAND+12\r
+\r
+;---------------------------------------------------\r
+;      READ COMMAND and start operation\r
+;---------------------------------------------------\r
+\r
+\r
+h_readcommand:\r
+       clr r_bytep\r
+#ifndef _DIS_FLASH_\r
+       FLASH_COMMANDS ; muss zu erst sein....\r
+#endif\r
+       cset 0xF0,OW_READ_PIO_REG_ADDR\r
+       cljmp 0xF5,hrc_readchanel\r
+       cset 0x5A,OW_WRITE_CHANEL\r
+       cljmp 0xC3,hrc_reset_activity\r
+       cset 0xCC,OW_WRITE_REG_ADDR\r
+       FW_CONFIG_INFO\r
+#ifdef _CHANGEABLE_ID_\r
+       CHANGE_ID_COMMANDS\r
+#endif\r
+       ldi r_mode,OW_SLEEP\r
+       rjmp handle_end\r
+\r
+\r
+h_readpioregaddr:\r
+       cpi r_bytep,0  ;erstes Adressbyte ?\r
+       brne h_readpioreg_addr_byte1 ;nein dann weiter\r
+       //andi r_rwbyte,0x1F  ; nur Adressen zwischen 0 und 0x1F zulassen\r
+       subi r_rwbyte,0x89  ;beim lesen von 0x88 --> 0xFF inc addr -> 0x00\r
+       sts addr,r_rwbyte  ;speichern des ersten bytes\r
+       rjmp handle_end_inc\r
+h_readpioreg_addr_byte1:  ;zweiters Addressbyte wird nicht gespeichert!\r
+       ldi r_mode,OW_READ_PIO_REG ;weiter zu read Memory\r
+       ;;ldi r_bcount,1 ;ist unten\r
+       ldi r_sendflag,1 ;jetzt sendet der Slave zum Master\r
+       clr r_bytep\r
+h_readpioreg:\r
+       lds r_bytep,addr\r
+       inc r_bytep\r
+       sts addr,r_bytep\r
+       cpi r_bytep,0x08\r
+       breq h_readpioreg_init_crc\r
+       brge h_readpioreg_end ; groeser dann nix senden\r
+       configZ pack,r_bytep\r
+       ld   r_rwbyte,Z\r
+       ;ldi r_bcount,1\r
+       rjmp handle_end ;sendet das Byte und geht zu h_readmemory\r
+h_readpioreg_init_crc:; init erstes CRC byte\r
+       lds r_rwbyte,crc\r
+       com r_rwbyte\r
+       lds r_temp,crc+1\r
+       com r_temp\r
+       sts crcsave,r_temp\r
+       ldi r_mode,OW_READ_PIO_REG_CRC1\r
+       ;ldi r_bcount,1\r
+       rjmp handle_end\r
+h_readpioreg_end:\r
+       ldi  r_mode,OW_SLEEP\r
+       clr r_sendflag\r
+       rjmp handle_end\r
+h_readpioregcrc1:;init zweites CRC Byte\r
+       lds r_rwbyte,crcsave\r
+       ;ldi r_bcount,1\r
+       ldi r_mode,OW_READ_PIO_REG_CRC2\r
+       rjmp handle_end\r
+h_readpioregcrc2: ; 2. CRC Byte gesendet\r
+       rjmp h_readpioreg_end\r
+\r
+\r
+hrc_readchanel:\r
+       ldi r_sendflag,1 ;jetzt sendet der Slave zum Master\r
+       ldi r_mode,OW_READ_CHANEL\r
+       ldi r_temp,8\r
+       sts gcontrol,r_temp\r
+       rjmp h_readchanel1\r
+h_readchanel:\r
+       ldi r_temp,4\r
+       sts gcontrol,r_temp\r
+h_readchanel1:\r
+       cpi r_bytep,31\r
+       brge h_readchanelcrc1\r
+       lds r_rwbyte,stat_to_sample\r
+       sts pack,r_rwbyte //sample \r
+       rjmp handle_end_inc\r
+h_readchanelcrc1:\r
+       lds r_rwbyte,crc\r
+       com r_rwbyte\r
+       lds r_temp,crc+1\r
+       com r_temp\r
+       sts crcsave,r_temp\r
+       ldi r_mode,OW_READ_CHANEL_CRC\r
+       ;ldi r_bcount,1\r
+       rjmp handle_end\r
+h_readchanel_crc:\r
+       clr r_bytep\r
+       ldi r_mode,OW_READ_CHANEL\r
+       lds r_rwbyte,crcsave\r
+       rjmp handle_end\r
+       \r
+h_writechanel:\r
+       sts crcsave,r_rwbyte\r
+       ldi r_mode,OW_WRITE_COMCHANEL\r
+       rjmp handle_end\r
+h_writecomchanel:\r
+       com r_rwbyte\r
+       lds r_temp,crcsave\r
+       cp r_rwbyte,r_temp\r
+       breq h_writeok\r
+       rjmp handle_end_sleep\r
+h_writeok:\r
+       sts pack+1,r_rwbyte\r
+       ldi r_temp2,1\r
+       sts gcontrol,r_temp2\r
+       clr r_sendflag\r
+       ldi r_rwbyte,0xAA\r
+       ldi r_mode,OW_WRITE_SENDAA\r
+       ldi r_sendflag,1 ;jetzt sendet der Slave zum Master\r
+       rjmp handle_end\r
+h_writesendaa:\r
+       lds r_rwbyte,pack\r
+       ldi r_mode,OW_WRITE_SEND_CHANEL\r
+       rjmp handle_end\r
+h_writesendchanel:\r
+       rjmp handle_end_sleep\r
+\r
+\r
+\r
+hrc_reset_activity:\r
+       ldi r_temp,2\r
+       sts gcontrol,r_temp\r
+       ldi r_rwbyte,0xAA\r
+       ldi r_mode,OW_RESET_ACTIVITY\r
+       ldi r_sendflag,1 ;jetzt sendet der Slave zum Master\r
+       rjmp handle_end\r
+h_resetactivity:\r
+       rjmp handle_end_sleep\r
+\r
+\r
+h_writeregaddr:\r
+       cpi r_bytep,0  ;erstes Adressbyte ?\r
+       brne h_writeregddr_byte1 ;nein dann weiter\r
+       //andi r_rwbyte,0x1F  ; nur Adressen zwischen 0 und 0x1F zulassen\r
+       subi r_rwbyte,0x8B  \r
+       brmi h_writereg_end\r
+       sts addr,r_rwbyte  ;speichern des ersten bytes\r
+       rjmp handle_end_inc\r
+h_writeregddr_byte1:  ;zweiters Addressbyte wird nicht gespeichert!\r
+       ldi r_mode,OW_WRITE_REG ;weiter zu write Memory\r
+       ;;ldi r_bcount,1 ;ist unten\r
+       clr r_bytep\r
+       rjmp handle_end\r
+h_writereg:\r
+       lds r_temp,addr\r
+       configZ pack+3,r_temp\r
+       st Z,r_rwbyte\r
+       cpi r_temp,5\r
+       brge h_writereg_end     \r
+       inc r_temp\r
+       sts addr,r_temp\r
+       rjmp handle_end_sleep\r
+               \r
+h_writereg_end:\r
+       rjmp handle_end_sleep\r
+\r
+\r
+\r
+\r
+\r
+#include "../common/OWPinInterrupt.s"\r
+.end
\ No newline at end of file