New Devices
[owSlave2.git] / common / OWRomFunctionsDual.s
1 // Copyright (c) 2015, Tobias Mueller tm(at)tm3d.de\r
2 // All rights reserved. \r
3 // \r
4 // Redistribution and use in source and binary forms, with or without \r
5 // modification, are permitted provided that the following conditions are \r
6 // met: \r
7 // \r
8 //  * Redistributions of source code must retain the above copyright \r
9 //    notice, this list of conditions and the following disclaimer. \r
10 //  * Redistributions in binary form must reproduce the above copyright \r
11 //    notice, this list of conditions and the following disclaimer in the \r
12 //    documentation and/or other materials provided with the \r
13 //    distribution. \r
14 //  * All advertising materials mentioning features or use of this \r
15 //    software must display the following acknowledgement: This product \r
16 //    includes software developed by tm3d.de and its contributors. \r
17 //  * Neither the name of tm3d.de nor the names of its contributors may \r
18 //    be used to endorse or promote products derived from this software \r
19 //    without specific prior written permission. \r
20 // \r
21 // THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS \r
22 // "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT \r
23 // LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR \r
24 // A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT \r
25 // OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, \r
26 // SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT \r
27 // LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, \r
28 // DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY \r
29 // THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT \r
30 // (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE \r
31 // OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE. \r
32 \r
33 \r
34 \r
35 .macro cjmp val,addr\r
36         cpi r_rwbyte,\val\r
37         breq \addr\r
38 .endm\r
39 .macro cljmp val,addr; Weiter sprung, wenn das ziel zu weit entfernt fuer brxx\r
40         cpi r_rwbyte,\val\r
41         brne 1f\r
42         rjmp \addr\r
43 1:\r
44 .endm\r
45 \r
46 .macro cset val,mod ;Nur der Mode wird gesetzt. Abkuerzung da oft nur das noch bleibt\r
47         cpi r_rwbyte,\val\r
48         brne 1f\r
49         ldi r_mode,\mod\r
50         rjmp handle_end\r
51 1:\r
52 .endm\r
53 \r
54 \r
55 \r
56 \r
57 #define OW_SLEEP 0\r
58 #define OW_READ_ROM_COMMAND 1\r
59 #define OW_MATCHROM 2\r
60 #define OW_SEARCHROMS 3  ;next send two bit\r
61 #define OW_SEARCHROMR 4  ; next resive master answer\r
62 #define OW_READ_COMMAND1 5\r
63 #define OW_READ_COMMAND2 6\r
64 #define OW_READ_COMMAND12 7 ;Skip ROM.... eigentlich nicht mit mehreren geraeten, aber bei loxone schon (CC 44)\r
65 #define OW_FWCONFIGINFO1 8\r
66 #define OW_FWCONFIGINFO2 9\r
67 \r
68 .comm idtable,64\r
69 \r
70 #ifdef _CHANGEABLE_ID_\r
71 #define OW_WRITE_NEWID 10\r
72 #define OW_READ_NEWID 11\r
73 #define OW_SET_NEWID 12\r
74 #define OW_FIRST_COMMAND 13\r
75 .comm newid,8\r
76 \r
77    \r
78 .macro CHANGE_ID_COMMANDS\r
79         cset 0x75,OW_WRITE_NEWID\r
80         cljmp 0xA7,hrc_set_readid\r
81         cljmp 0x79,hrc_set_setid\r
82 .endm\r
83 \r
84 \r
85 #else\r
86 #define OW_FIRST_COMMAND 10\r
87 #endif\r
88 \r
89 #ifndef _DIS_FLASH_\r
90 ; test auf run flasher command 0x88 in h_readcommand\r
91 .macro FLASH_COMMANDS\r
92         cpi r_rwbyte,0x88\r
93         brne 1f\r
94         rjmp hrc_jmp_flasher\r
95 1: ldi r_temp,0 ;Anderes Kommando flashmarker zuruecksetzen...\r
96         sts flashmarker,r_temp\r
97 .endm\r
98 #endif\r
99 \r
100 \r
101 .macro FW_CONFIG_INFO1\r
102         cljmp 0x85,hrc_fw_configinfo1\r
103 .endm\r
104 .macro FW_CONFIG_INFO2\r
105         cljmp 0x85,hrc_fw_configinfo2\r
106 .endm\r
107 \r
108 #ifdef _CHANGEABLE_ID_\r
109 ; lesen der ID aus dem EEPROM beim Start\r
110 read_EEPROM_ID1:  \r
111         ldi r_temp2,lo8(E2END)\r
112         ldi zh,hi8(E2END)\r
113         subi r_temp2,7\r
114         out _SFR_IO_ADDR(EEARH), zh\r
115         ldi r_bytep,0\r
116         ldi  zl,lo8(owid1)       \r
117     ldi  zh,hi8(owid1)\r
118         rjmp read_EEPROM_ID_loop\r
119 read_EEPROM_ID2:  \r
120         ldi r_temp2,lo8(E2END)\r
121         ldi zh,hi8(E2END)\r
122         subi r_temp2,15\r
123         out _SFR_IO_ADDR(EEARH), zh\r
124         ldi r_bytep,0\r
125         ldi  zl,lo8(owid2)       \r
126     ldi  zh,hi8(owid2)\r
127 read_EEPROM_ID_loop:\r
128         sbic _SFR_IO_ADDR(EECR), EEPE\r
129         rjmp read_EEPROM_ID_loop\r
130         out _SFR_IO_ADDR(EEARL),r_temp2\r
131         sbi _SFR_IO_ADDR(EECR), EERE\r
132         in r_rwbyte,_SFR_IO_ADDR(EEDR)\r
133         cpi r_rwbyte,0xFF\r
134         breq read_EEPROM_ID_end\r
135         st Z+,r_rwbyte\r
136         inc r_bytep\r
137         inc r_temp2\r
138         cpi r_bytep,8\r
139         brne read_EEPROM_ID_loop\r
140 read_EEPROM_ID_end:\r
141         ret\r
142 #endif\r
143 \r
144 \r
145 \r
146 \r
147 \r
148 \r
149 \r
150 handle_stable: \r
151                 rjmp handle_end_no_bcount // sleep eventuell reset, nichts tun und auf Timeout warten\r
152                 rjmp h_readromcommand \r
153                 rjmp h_matchrom \r
154                 rjmp h_searchroms \r
155                 rjmp h_searchromr\r
156                 rjmp h_readcommand1 \r
157                 rjmp h_readcommand2\r
158 #ifdef _HANDLE_CC_COMMAND_\r
159                 rjmp h_readcommand12\r
160 #else\r
161                 rjmp handle_end_no_bcount\r
162 #endif\r
163                 rjmp h_fwconfiginfo1\r
164                 rjmp h_fwconfiginfo2\r
165 #ifdef _CHANGEABLE_ID_\r
166                 rjmp h_writeid\r
167                 rjmp h_readid\r
168                 rjmp h_setid\r
169 #endif\r
170                 COMMAND_TABLE\r
171 \r
172 \r
173 \r
174 h_readromcommand:\r
175         clr r_bytep\r
176         cjmp 0x55,hrc_set_matchrom\r
177         cjmp 0xF0,hrc_set_searchrom\r
178         cjmp 0xEC,hrc_set_alarm_search\r
179 #ifdef _HANDLE_CC_COMMAND_\r
180         cjmp 0xCC,hrc_start_read_command12\r
181 #endif\r
182         rjmp handle_end_sleep\r
183 \r
184 #ifndef _DIS_FLASH_\r
185 ;sprung zum flasher\r
186 hrc_jmp_flasher:\r
187         lds r_temp,flashmarker\r
188         cpi r_temp,2\r
189         brne hrc_jmp_flasher_inc\r
190         ldi r_temp,0xC0\r
191         push r_temp\r
192         ldi r_temp,0x0E\r
193         push r_temp\r
194         ret ; Direkter Sprung zum Bootloader\r
195 hrc_jmp_flasher_inc:\r
196         inc r_temp\r
197         sts flashmarker,r_temp\r
198         rjmp handle_end_sleep\r
199 #endif\r
200 \r
201 hrc_set_matchrom:\r
202         ldi r_temp,3\r
203         sts srbyte,r_temp ; Beide geraete nehmen an searchrom teil\r
204         ldi r_mode,OW_MATCHROM\r
205         rjmp handle_end\r
206 \r
207 \r
208 \r
209 hrc_set_searchrom:      \r
210         ldi r_temp,3\r
211         sts srbyte,r_temp ; Beide geraete nehmen an searchrom teil\r
212         configZ idtable,r_bytep\r
213         rjmp h_searchrom_next_bit\r
214 \r
215 hrc_start_read_command: ;Skip rom und Matchrom ok...\r
216         lds r_temp,srbyte\r
217         cpi r_temp,1\r
218         breq hrc_start_read_command1\r
219         cpi r_temp,2\r
220         breq hrc_start_read_command2\r
221         rjmp handle_end_sleep\r
222         CRCInit1\r
223 hrc_start_read_command1:\r
224         ldi r_mode,OW_READ_COMMAND1\r
225         rjmp handle_end\r
226 hrc_start_read_command2:\r
227         ldi r_mode,OW_READ_COMMAND2\r
228         rjmp handle_end\r
229 \r
230 #ifdef _HANDLE_CC_COMMAND_\r
231 hrc_start_read_command12:\r
232         ldi r_mode,OW_READ_COMMAND12\r
233         rjmp handle_end\r
234 #endif\r
235 \r
236 hrc_set_alarm_search:\r
237         lds r_temp,alarmflag\r
238         tst r_temp\r
239         brne hrc_set_searchrom ;alarm flag nicht 0 also gehe zu searchrom\r
240         ; sonst tue nichts\r
241         rjmp handle_end_sleep\r
242 \r
243 hrc_fw_configinfo1:\r
244         ldi r_mode,OW_FWCONFIGINFO1\r
245         ldi r_sendflag,1\r
246         CRCInit2\r
247         rjmp h_fwconfiginfo1\r
248 \r
249 hrc_fw_configinfo2:\r
250         ldi r_mode,OW_FWCONFIGINFO2\r
251         ldi r_sendflag,1\r
252         CRCInit2\r
253         rjmp h_fwconfiginfo2\r
254 \r
255 \r
256 ;---------------------------------------------------\r
257 ;   MATCH ROM\r
258 ;---------------------------------------------------\r
259         \r
260 \r
261 h_matchrom:\r
262         lds r_bcount,srbyte\r
263         sbrs r_bcount,0 ;ueberspringe wenn bit 1 =0 also geraet 1 nich mehr im rennen\r
264         rjmp h_matchrom_id2\r
265         configZ owid1,r_bytep\r
266         ld r_temp2,Z\r
267         cp r_temp2,r_rwbyte\r
268         breq h_matchrom_id2\r
269         cbr r_bcount,1 ; loesche geraet\r
270         breq h_matchrom_sleep\r
271 h_matchrom_id2:\r
272         configZ owid2,r_bytep\r
273         ld r_temp2,Z\r
274         cp r_temp2,r_rwbyte\r
275         breq hmr_next_byte\r
276         cbr r_bcount,2 ; loesche geraet\r
277         breq h_matchrom_sleep\r
278 \r
279 hmr_next_byte:\r
280         sts srbyte,r_bcount\r
281         cpi r_bytep,7\r
282         breq hrc_start_read_command ;Starten von Read Command\r
283         rjmp handle_end_inc\r
284 \r
285 h_matchrom_sleep:\r
286         sts srbyte,r_bcount\r
287         rjmp handle_end_sleep\r
288 \r
289 \r
290 ;---------------------------------------------------\r
291 ;   SEARCH ROM\r
292 ;---------------------------------------------------\r
293 \r
294 \r
295 h_searchrom_next_bit:  ;Setup next Bit of ID\r
296         ld r_temp2,Z\r
297         lds r_temp,srbyte  ;srbyte ist ein zeiger auf die bits fuer ein bit im Table\r
298 h_searchrom_next_bit_l2:\r
299         cpi r_temp,3\r
300         breq h_searchrom_next_bit_l1\r
301         lsr r_temp2\r
302         lsr r_temp2\r
303         inc r_temp\r
304         rjmp h_searchrom_next_bit_l2\r
305 h_searchrom_next_bit_l1:\r
306         lsr r_temp2\r
307         rol r_rwbyte  ; negiertes bit in rwbyte\r
308         lsr r_temp2\r
309         rol r_rwbyte  ; bit in rwbyte\r
310         ldi r_sendflag,1\r
311         ldi r_bcount,0x40 ; zwei bits sensden dann zu Searchromr \r
312         ldi r_mode,OW_SEARCHROMR\r
313         rjmp handle_end_no_bcount\r
314 \r
315 \r
316 \r
317 h_searchroms:  ; Modus Send zwei bit\r
318         configZ idtable,r_bytep\r
319         ld r_temp2,Z+\r
320         lds r_temp,srbyte\r
321         cpi r_temp,3\r
322         breq h_searchroms_idd\r
323         cpi r_temp,1\r
324         breq h_searchroms_id1\r
325         cpi r_temp,2\r
326         breq h_searchroms_id2\r
327         rjmp handle_end_sleep ; zur Sicherheit.....\r
328 h_searchroms_idd:\r
329         andi r_rwbyte,0x80\r
330         breq h_searchroms_idd_zero\r
331         ; Master send 1\r
332         sbrc r_temp2,0 ;springe wenn nicht beide bits 0 (id 1 negiert und id 2 negiert)\r
333         rjmp handle_end_sleep ;\r
334         sbrc r_temp2,4  ;id1 set? then skip\r
335         cbr r_temp,1  ; loesche bit 1 in srbyte\r
336         sbrc r_temp2,2 ; springe wenn id 2 gesetzt ist\r
337         cbr r_temp,2 ;  loesche bit 2 in srbyte \r
338         sts srbyte,r_temp\r
339         rjmp h_searchroms_idX_end\r
340 h_searchroms_idd_zero:\r
341         sbrc r_temp2,1 ;springe wenn nicht beide 1 (id 1  und id 2 )\r
342         rjmp handle_end_sleep ;beide 1 gehe schlafen\r
343         sbrs r_temp2,4  ;id1 0? then skip\r
344         cbr r_temp,1  ; loesche bit 1 in srbyte\r
345         sbrs r_temp2,2 ; springe wenn id 2  null ist\r
346         cbr r_temp,2  ; loesche bit 2 in srbyte\r
347         sts srbyte,r_temp\r
348         rjmp h_searchroms_idX_end\r
349 h_searchroms_id1:\r
350         andi r_rwbyte,0x80\r
351         breq h_searchroms_id1_zero\r
352         ; Master send 1\r
353         sbrs r_temp2,5  ;id1 set? then skip\r
354         rjmp handle_end_sleep ;\r
355         rjmp h_searchroms_idX_end\r
356 h_searchroms_id1_zero:          \r
357         sbrs r_temp2,4  ;id1 set? then skip\r
358         rjmp handle_end_sleep ;\r
359         rjmp h_searchroms_idX_end\r
360 h_searchroms_id2:\r
361         andi r_rwbyte,0x80\r
362         breq h_searchroms_id2_zero\r
363         ; Master send 1\r
364         sbrs r_temp2,3  ;id1 set? then skip\r
365         rjmp handle_end_sleep ;\r
366         rjmp h_searchroms_idX_end\r
367 h_searchroms_id2_zero:          \r
368         sbrs r_temp2,2  ;id1 set? then skip\r
369         rjmp handle_end_sleep ;\r
370         rjmp h_searchroms_idX_end\r
371 h_searchroms_idX_end:\r
372         lds r_temp,srbyte\r
373         tst r_temp\r
374         brne h_searchroms_idX_end1\r
375         rjmp handle_end_sleep\r
376 h_searchroms_idX_end1:\r
377         inc r_bytep\r
378         cpi r_bytep,64\r
379         breq h_searchrom_end_ok  ;unterschied nur das letzt bit wird wohl nie vorkommen\r
380         rjmp h_searchrom_next_bit\r
381 \r
382 h_searchrom_end_ok:\r
383         clr r_sendflag\r
384         rjmp hrc_start_read_command\r
385 \r
386 h_searchromr:  ; stelle um auf empfangen\r
387         clr r_sendflag\r
388         ldi r_mode,OW_SEARCHROMS\r
389         ldi r_bcount,0  ;gehe nach einem bit zu SEARCHROMS\r
390         rjmp handle_end_no_bcount\r
391 \r
392 \r
393 ;---------------------------------------------------\r
394 ;   FW_CONFIG_INFO\r
395 ;---------------------------------------------------\r
396 \r
397 h_fwconfiginfo1:\r
398         configZ config_info1,r_bytep\r
399         rjmp h_fwconfiginfo_go\r
400 h_fwconfiginfo2:\r
401         configZ config_info2,r_bytep\r
402 \r
403 h_fwconfiginfo_go:\r
404         cpi  r_bytep,16\r
405         breq h_fwconfiginfo_crc\r
406 #ifdef _CRC8_\r
407         cpi  r_bytep,17\r
408         breq h_fwconfiginfo_all\r
409 #elif defined _CRC16_\r
410         cpi  r_bytep,17\r
411         breq h_fwconfiginfo_crc2\r
412         cpi  r_bytep,18\r
413         breq h_fwconfiginfo_all\r
414 #else\r
415         cpi  r_bytep,16\r
416         breq h_fwconfiginfo_all\r
417 #warning No CRC known code implemented\r
418 #endif\r
419         ld   r_rwbyte,Z\r
420         rjmp handle_end_inc\r
421 h_fwconfiginfo_crc:\r
422         lds r_rwbyte,crc\r
423         rjmp handle_end_inc\r
424 h_fwconfiginfo_crc2:\r
425         lds r_rwbyte,crc+1\r
426         rjmp handle_end_inc\r
427 h_fwconfiginfo_all:\r
428         rjmp handle_end_sleep\r
429 \r
430 \r
431 ;---------------------------------------------------\r
432 ;   CHANGE ROM FUNCTIONS\r
433 ;---------------------------------------------------\r
434 \r
435 \r
436 #ifdef _CHANGEABLE_ID_\r
437 \r
438 h_writeid:\r
439         configZ newid,r_bytep\r
440         st   Z,r_rwbyte\r
441         cpi  r_bytep,7\r
442         breq h_writeid_all\r
443         rjmp handle_end_inc\r
444 h_writeid_all:\r
445         rjmp handle_end_sleep\r
446 \r
447 \r
448 hrc_set_readid:\r
449         ldi r_mode,OW_READ_NEWID\r
450         ldi r_sendflag,1\r
451 h_readid:\r
452         cpi  r_bytep,8\r
453         breq h_readid_all\r
454         configZ newid,r_bytep\r
455         ld   r_rwbyte,Z\r
456         rjmp handle_end_inc\r
457 h_readid_all:\r
458         clr  r_sendflag\r
459         rjmp handle_end_sleep\r
460 \r
461 hrc_set_setid:\r
462         ldi r_mode,OW_SET_NEWID\r
463         ;ldi r_bytep,1 ;start to write in 2\r
464         rjmp handle_end_inc ;set r_bytep to 1!!!\r
465 \r
466 h_setid:\r
467         lds r_bcount,srbyte\r
468         cpi r_bcount,2\r
469         breq h_setid2\r
470 h_setid1:\r
471         configZ owid1,r_bytep\r
472         rjmp h_setido\r
473 h_setid2:\r
474         configZ owid2,r_bytep\r
475 h_setido:\r
476         ld r_temp,Z\r
477         cp r_rwbyte,r_temp\r
478         brne h_setid_bad_code_all\r
479         cpi r_bytep,1\r
480         breq h_setid_set2\r
481         cpi r_bytep,5 \r
482         breq h_setid_set3\r
483         cpi r_bytep,6\r
484         breq h_setid_copy_id\r
485         rjmp h_setid_bad_code_all ;sollte eigentlich nicht passieren\r
486 h_setid_set2:\r
487         ldi r_temp,3\r
488         add r_bytep,r_temp\r
489 h_setid_set3:\r
490         inc r_bytep\r
491         rjmp handle_end\r
492 h_setid_copy_id:\r
493         ldi r_temp2,lo8(E2END)\r
494         ldi zh,hi8(E2END)\r
495         ldi r_temp,7\r
496         sbrc r_bcount,1\r
497         ldi r_temp,15\r
498         sub r_temp2,r_temp\r
499         ;ldi r_temp,0 ;kommt nicht vor das ein E2ROM genau n*256+(0 bis 7) byte gross ist\r
500         ;sbc zh\r
501         out _SFR_IO_ADDR(EEARH),zh\r
502         ldi zl,lo8(newid)\r
503         ldi zh,hi8(newid)\r
504         ldi r_bytep,0\r
505 h_setid_EEPROM_write:\r
506         sbic _SFR_IO_ADDR(EECR), EEPE   \r
507         rjmp h_setid_EEPROM_write\r
508         ldi r_temp, (0<<EEPM1)|(0<<EEPM0)\r
509         out _SFR_IO_ADDR(EECR), r_temp\r
510         ;nur adresse L schreiben H bleibt aus oben genannten grund gleich.\r
511         out _SFR_IO_ADDR(EEARL),r_temp2\r
512         ld  r_rwbyte,Z+\r
513         out _SFR_IO_ADDR(EEDR), r_rwbyte\r
514         sbi _SFR_IO_ADDR(EECR), EEMPE\r
515         sbi _SFR_IO_ADDR(EECR), EEPE\r
516         inc r_bytep\r
517         inc r_temp2\r
518         cpi r_bytep,8\r
519         brne h_setid_EEPROM_write\r
520         //rcall read_EEPROM_ID1\r
521         //rcall read_EEPROM_ID2\r
522         push r_idm1\r
523         push r_idm2\r
524         push xl\r
525         push xh\r
526         rcall init_idtable\r
527         pop xh\r
528         pop xl\r
529         pop r_idm2\r
530         pop r_idm1\r
531 h_setid_bad_code_all:\r
532         rjmp handle_end_sleep\r
533 \r
534 \r
535 \r
536 #endif\r
537 \r
538 \r
539 spause:\r
540         nop\r
541         nop\r
542         nop\r
543         nop\r
544         ret\r
545 \r
546 \r
547 .global OWINIT\r
548 OWINIT:\r
549         \r
550 #ifndef _DIS_FLASH_\r
551 ; check for bootloader jumper\r
552         ;vor allen anderen Registerconfigs\r
553         push r_temp\r
554 \r
555         ldi r_temp,(1<<PUD) ;enable pullup \r
556         out _SFR_IO_ADDR(MCUCR) ,r_temp\r
557         sbi _SFR_IO_ADDR(PORTA),PINA5 ;internal pullup on PINA5\r
558         sbi _SFR_IO_ADDR(PORTA),PINA4 ;internal pullup on PINA4\r
559         rcall spause\r
560         sbis _SFR_IO_ADDR(PINA),PINA5\r
561         rjmp owinit_botest_end  ;PinA5 nicht auf 1\r
562         sbis _SFR_IO_ADDR(PINA),PINA4\r
563         rjmp owinit_botest_end ;PinA4 nicht auf 1\r
564         cbi _SFR_IO_ADDR(PORTA),PINA4 \r
565         sbi _SFR_IO_ADDR(DDRA),PINA4  ;PINA4 AUSGANG und 0\r
566         rcall spause\r
567         sbic _SFR_IO_ADDR(PINA),PINA5 \r
568         rjmp owinit_botest_end ;PINA5 nicht 0.... nicht verbunden\r
569         cbi _SFR_IO_ADDR(DDRA),PINA4\r
570         ldi r_temp,0xC0\r
571         push r_temp\r
572         ldi r_temp,0x0E\r
573         push r_temp\r
574         ret ; Direkter Sprung zum Bootloader*/\r
575 owinit_botest_end:\r
576 #endif\r
577         HW_INIT  //Microcontroller specific\r
578         CHIP_INIT //1-Wire device specific\r
579         pop r_temp\r
580 init_idtable:\r
581         push yl\r
582         push yh\r
583         push r_temp\r
584         push r_rwbyte\r
585         push r_idn1\r
586         push r_idn2\r
587 #ifdef _CHANGEABLE_ID_\r
588         rcall read_EEPROM_ID1\r
589         rcall read_EEPROM_ID2\r
590 #endif\r
591         ldi r_bytep,8\r
592         ldi r_temp,0\r
593         ldi  zl,lo8(idtable)\r
594     ldi  zh,hi8(idtable)\r
595         ldi  xl,lo8(owid1)\r
596         ldi  xh,hi8(owid1)\r
597         ldi      yl,lo8(owid2)\r
598         ldi  yh,hi8(owid2)\r
599 owinit_odgen1:\r
600         ld r_idm1,X+\r
601         ld r_idm2,Y+\r
602         mov r_idn1,r_idm1\r
603         com r_idn1\r
604         mov r_idn2,r_idm2\r
605         com r_idn2\r
606         ldi r_bcount,8\r
607         mov r_temp,r_idm1\r
608         and r_temp,r_idm2\r
609         mov r_temp2,r_idn1\r
610         and r_temp2,r_idn2\r
611 owinit_odgen2:\r
612         ldi r_mode,0\r
613         lsr r_idm1\r
614         rol r_mode  ;6. Bit id1 \r
615         lsr r_idn1  \r
616         rol r_mode ; 5. Bit id1negiert\r
617         lsr r_idm2\r
618         rol r_mode  ;;4. Bit id2 \r
619         lsr r_idn2  \r
620         rol r_mode  ;3. Bit id2 negiert\r
621         lsr r_temp \r
622         rol r_mode ;zweites bit  id1 und id2\r
623         lsr r_temp2\r
624         rol r_mode   ;erstes bit id1 negiert und id2  negiert\r
625         st  Z+,r_mode\r
626         dec r_bcount\r
627         brne owinit_odgen2\r
628         dec r_bytep\r
629         brne owinit_odgen1\r
630         ;copy ids in config bytes\r
631         ldi  xl,lo8(owid1)\r
632         ldi  xh,hi8(owid1)\r
633         ldi      yl,lo8(config_info2+9)\r
634         ldi  yh,hi8(config_info2+9)\r
635         ldi r_temp,7\r
636 owinit_cpconfig1:\r
637         ld r_rwbyte,X+\r
638         st Y+,r_rwbyte\r
639         dec r_temp\r
640         brne owinit_cpconfig1\r
641         ldi  xl,lo8(owid2)\r
642         ldi  xh,hi8(owid2)\r
643         ldi      yl,lo8(config_info1+9)\r
644         ldi  yh,hi8(config_info1+9)\r
645         ldi r_temp,7\r
646 owinit_cpconfig2:\r
647         ld r_rwbyte,X+\r
648         st Y+,r_rwbyte\r
649         dec r_temp\r
650         brne owinit_cpconfig2\r
651 \r
652 \r
653         ldi r_temp,0\r
654         sts mode,r_temp\r
655         sts bcount,r_temp\r
656         sts alarmflag,r_temp\r
657         RESETZEROMARKER\r
658         pop r_idn2\r
659         pop r_idn1\r
660         pop r_rwbyte\r
661         pop r_temp\r
662         pop yh\r
663         pop yl\r
664         \r
665         ret\r
666 \r
667 .global EXTERN_SLEEP\r
668 EXTERN_SLEEP:\r
669         cli\r
670         push r_temp\r
671         ldi r_temp,0\r
672         sts mode,r_temp ;SLEEP\r
673         sts gcontrol,r_temp\r
674         sts sendflag,r_temp\r
675         sts bcount,r_temp\r
676         RESETZEROMARKER\r
677         pop r_temp\r
678         sei\r
679         ret